# プリンテッドエレクトロニクス向け低温焼結塗布型シリカ

国立研究開発法人物質・材料研究機構 機能性材料研究拠点 プリンテッドエレクトロニクスグループ 孫晴晴,三成剛生

# Low-temperature Catalyzed Solution-processed SiO<sub>2</sub> for Printed Electronics

#### **Qingqing Sun, Takeo Minari**

National Institute for Materials Science, Printed Electronics Group

### 1. はじめに

3次元集積電子回路を目指した多層配線基板 は、フォトリソグラフィーの手法を用いて、エッ チングやめっき等の方法で、積層により複雑な 配線構造を形成することができる。しかし、サブ トラクティブ型の製造技術であるフォトリソグ ラフィーは、パターニングの過程で多くの材料が 浪費される。また、高温プロセスも随所で要求 されるため、プラスチック基板のような熱に弱い 材料に対してダメージを与えやすいという問題 がある。フォトリソグラフィーのような従来の配 線製造技術と比較すると、アディティブ型の加 工技術であるプリンテッドエレクトロニクスは、 スケールアップが容易で、様々なデバイスに対 応でき、製造コストが低いという利点がある<sup>1)</sup>。

〒 305-0044

茨城県つくば市並木 1-1 国立研究開発法人物質・材料研究機構 TEL 029-860-4918 FAX 029-852-7449 E-mail: MINARI.Takeo@nims.go.jp 室温で導電性を発現する金属ナノ粒子インクが 開発されるなど、比較的低温(あるいは室温)の 環境下で実施することができるため、光・電子 半導体や機能性複合材料と組み合わせたフレキ シブルバイオセンサー、太陽電池、集積回路の ロール to ロール生産につながる<sup>2)</sup>。そのため、プ リンテッドエレクトロニクスに関する多くの研 究が国内外で行われている。一方で、既存の印 刷技術は依然として解像度が低く、レイヤーバ イレイヤー方式による積層にも課題があるため. 高解像度の三次元配線や複雑な構造を持つデバ イスの作製は難しい。また、印刷を用いて電子 デバイスを形成する試みも行われているが、印 刷に用いられる電子材料は真空プロセスのもの と比較して性能が劣る場合も多いため. 高性能 なエレクトロニクスやデバイスの実現に限界が ある。

物質・材料研究機構 (NIMS) プリンテッドエ レクトロニクスグループは, すべての層を印刷 で形成した全印刷薄膜トランジスタ (TFT) 素 子をいち早く実現し<sup>2.3)</sup>,室温焼成でも導電性を

発現するπ接合金属ナノ粒子(株式会社 C-INK より販売)の開発に関わり<sup>2)</sup>,線幅1ミクロン 以下の印刷が可能な選択的途布技術や<sup>4,5)</sup>大気 下で高い安定性を有する Cu/Ni インクなど<sup>6)</sup>. 当分野において、材料、プロセス、アプリケー ションまで広範に渡る開発を行ってきた。本稿 では、低温焼結塗布型シリカ (Low-temperature Catalyzed Solution-processed SiO<sub>2</sub>:LCSS) 膜 を絶縁層として、 レイヤーバイレイヤー印刷法 により多層配線パターンおよびデバイスを作製 する技術を紹介する<sup>7)</sup>。LCSS 膜は前駆体溶液の スピンコーティングと低温焼結(90 ℃)により 簡単に形成できるため. 支持基板として様々な 材料が使用できる。さらに, LCSS 膜には選択的 塗布技術によって金属ナノ粒子インクを精密に 印刷することができ、膜中にビアホールを作製 することで層間の相互接続が可能なため、3次 元的な積層配線構造を印刷で形成することがで きる。その結果,印刷による線幅10 µmの配線 を形成し、高精度アライメントで層間の位置合 わせを行い.4層の積層配線において1Vの過 渡電圧に対して1 µs 以内の高速応答を確認し た。さらに、LCSS 膜をゲート絶縁層、単層カー ボンナノチューブ (SWCNT) を半導体として 用いた全印刷薄膜トランジスタ(TFT)におい て, LCSS 誘電体が高い静電容量を示し.1Vと いう低い動作電圧によって TFT が駆動され,電 界効果移動度(µ<sub>FET</sub>)の平均値は 70 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> という高い値を示した。さらに、この TFT は、 高いゲートバイアス安定性と、曲げサイクル試 験における良好な機械的安定性を示した。LCSS を用いた製造技術は、プリンテッドエレクトロ ニクスによる複雑な3次元配線構造やデバイス のパターニングを可能とし、印刷で作製した電 子デバイスのこれまでにない低電圧駆動を実現 するものである。

## 2. 低温焼結塗布型シリカ(LCSS)

LCSS 膜を形成する前駆体インクは、ペルヒ ドロポリシラザン(PHPS)を主な成分とし、低 温で反応を促進させるための触媒を添加したも のである。PHPS 前駆体から溶液プロセスで SiO₂ 膜を形成するプロセスはすでに知られて おり,例えば有機および酸化物 TFT のゲート 絶縁膜として研究されている<sup>8.9)</sup>。我々は,架橋 反応の活性化エネルギーを低減させる触媒を添 加することで,これまでにない低い焼成温度 90 ℃を実現した。スピンコート等の方法で成膜し た後,温度 90 ℃,湿度 90 %の条件で低温焼成 することによって,重合した LCSS 膜を得るこ とができる。

$$\begin{array}{c} \begin{array}{c} H \\ I \\ Si - N \\ I \\ H \\ H \end{array} \begin{array}{c} H \\ H \end{array} \begin{array}{c} H_2O \\ Heat \end{array} \xrightarrow{O} \begin{array}{c} O \\ I \\ Si - O \\ O \end{array} \begin{array}{c} I \\ NH_3 + H_2 \end{array}$$
(1)

図 1a に示したフーリエ変換赤外分光(FTIR) スペクトルでは、PHPS 前駆体フィルム(青線) に N-H (3360 cm<sup>-1</sup>), Si-H (2160 cm<sup>-1</sup>), Si-N (840 cm<sup>-1</sup>) 伸縮に特有のピークが認められる。 重合後のLCSS 膜における測定結果からは. Si-O (1060 cm<sup>-1</sup>) および Si-OH (3500 cm<sup>-1</sup>) 伸 縮に特徴的なピークが現れた(赤線)ことから, 前駆体フィルムは低温で Si-N および Si-H 基と 水蒸気の反応により架橋され LCSS フィルムに 変化したことが示唆される。フレキシブルなポ リエチレンナフタレート (PEN) 基板上に形成 した LCSS 膜は, 高い透明度を有し (図 1b), UV-Vis-NIR で測定すると高い光透過率(95%) 以上) を示した。さらに X 線光電子分光 (XPS) により LCSS 表面の化学組成の定量を行ったと ころ、SiとOの元素が支配的であった。微量の N元素も観測されたが、これは LCSS 形成中に 発生した遊離アンモニアの残留物と推定され る。SiとOの正確なモル比を決定するために元 素分析を行ったところ、SiとOの元素比率はそ れぞれ 27.70 ± 1.94% と 65.63 ± 1.21% であ り、SiとOのモル比は1:2.3 であることが示さ れた。SiO<sub>2</sub>の1:2の比率に比べ. LCSS では図 laにおいても確認される Si-OH 基の存在によ り〇元素の割合が若干高くなっている。さら



(a) 前級体目的3540 医価格 にといる の赤外分光スペクトル。(b) プラスチック基板 に成膜した LCSS 膜を曲げているところ。高い 透明性を持つ。(c) LCSS 膜の TEM 画像と回折 パターン。

に、透過型電子顕微鏡(TEM)を用いて、LCSS 膜の特性を評価した(図1c)。その結果、LCSS 膜は完全なアモルファス構造であることが確認 された(図1cの挿入図)。同様な結果がX線回 折(XRD)からも得られており、低温での成膜 によってスパッタ膜と同様なアモルファス構造 と高い透明性を持つLCSS 膜が形成されたこ とがわかる。

LCSS 膜は低温で形成できるため、様々な材 料を基材に用いることができる。図2にガラス、 セルロースナノペーパー、シリコンウェハ、ポ リエチレンナフタレート (PEN)に対して LCSS 膜を成膜した結果を示す。原子間力顕微鏡 (AFM)像より求めた表面粗さ (RMS) は、そ れぞれ 0.23 nm, 3.2 nm, 0.21 nm, 0.23 nm と なっており, もともと表面が粗いセルロースナ ノペーパー上に成膜したもの以外は, 良好な平 坦性を持っている。

## 3. LCSS 膜への金属ナノ粒子インクの印刷

LCSS 膜上に複雑なフレキシブル電子配線を 印刷するため、真空紫外光 (VUV) 照射による 部分的な親水化処理と水性金属ナノ粒子(NP) インクを利用した表面選択的塗布法を実施し た。金属インクとして用いたπ接合 AuNP は. 金属コアを取り巻く導電性配位子としてπ共役 平面分子を用いたものであり. 配位子が非常に 薄く. また導電性を有するため. 熱処理なしで も高い導電性を示すことができる[11]。成膜直 後の LCSS 表面は、未反応官能基により疎水性 を示し、水性の金属ナノ粒子インクとの親和性 は低い。水接触角測定の結果より、VUV 照射に よって疎水性であった表面が親水性に変化し. AuNP インクとの親和性が高くなることが確 認された(図 3a)。X線光電子分光法(XPS,図 3b)によって VUV 照射前後の表面を分析した 結果から、Si-OH 基の強度が増加しており、 VUV 照射によって極性化学基が生成されたこ とが分かる。VUV 露光装置(プリウェイズ製 PRI01-01)を用いて、フォトマスクを通して任 意の領域のみに VUV を照射することで(図 3c). LCSS 表面に親水性の領域をパターニング することができる(図3d)。この表面に金属ナ ノ粒子インクを塗布することにより、導電性金



図2 (a) LCSS 膜を様々な基板上に形成したところ。(a) ガラス基板,(b) セ ルロースナノペーパー,(c) シリコンウェハ,(d) ポリエチレンテレフタ レート。



図3 (a) VUV 照射による LCSS 膜表面の水接触角の変化。(b) VUV 照射前後 の LCSS 膜表面の XPS 測定。(c-e) LCSS 膜に金属配線を印刷するプロセ ス。VUV 照射によって親水性を持つ領域を形成し、金属ナノインクを塗 布する。(f) 印刷で形成した金属配線の光学顕微鏡像。(g) 形成した金属 配線の3次元顕微鏡像。(h) 形成した金属配線の表面プロファイル。

属配線を印刷することができる(図3e)。図3f に示すように,線幅10µmの配線を簡単に形 成できた。図3g-hに示す3次元表面形状像よ り,均一な厚みと幅を持った電極パターンが形 成されていることが分かる。

LCSS 膜と金属配線を積層することによっ て、簡単に多層 3 次元配線を形成することもで きる。各層間を接合するビアホールも、レーザー を用いた加工で簡便に形成することができる。 図 4a に示すように、VUV 処理により疎水性領 域と親水性領域を形成し、AuNP インクを印刷 することでまずは第1導電層(L1)を形成した (図 4a (i))。前駆体 PHPS 膜を第1層上にスピ ンコートし(図 4a (ii))、レーザードリルで 50 × 50  $\mu$ m<sup>2</sup>のビアホールを形成し、続いて蒸気 下 90 °C の熱処理で緻密な LCSS 膜を形成した (図 4a (iii))。その後、VUV によりビアホール を含む親水性領域をパターニングし、AuNP イ

ンクを塗布することで、第2の AuNP 層(L2) とビアホールを同時に形成し、L1と相互に接 続した (図 4a (iv))。この工程をレイヤーバイ レイヤーに繰り返すことで、多層構造の3次元 導電回路を形成した。図 4b~4eに,層間が未 接続の配線とビアホールで接続した配線におけ る断面の光学顕微鏡像と TEM 画像を示す。未 接続部は LCSS 絶縁層によって絶縁されており (図 4b および 4c), 接続部では AuNP がビア内 部にまで印刷され、層間で良好な電気的接続が 得られた (図 4d および 4e)。図 4f は,幅 15 μ mのAuNP 配線を4層(L1, L2, L3, L4). 厚さ400 nmのLCSS 誘電体を4層交互に積層 した多層回路の光学顕微鏡写真である。層間の 電気抵抗を測定したところ、ビアによって接続 された回路では、バルクの純金と同程度の約17 Ωという低い抵抗値を示したが、未接続の回路 では  $1.2 \times 10^9 \Omega$  という高い抵抗値を示し. 高



図4 (a) LCSS を絶縁層として,多層印刷配線を形成する模式図。焼結前にレーザー加工で ビアホールを形成し、金属インクを印刷することで,層間を電気的に接続する。(b,c) ビアホールを形成していない (Isolated)多層配線の光学顕微鏡像と断面 SEM 像。(d,e) ビアホールで接続した (Interconnected)多層配線の光学顕微鏡像と断面 SEM 像。(f) LCSS を絶縁層として,4層の印刷配線を積層したところ。(g)層間の電気伝導を確認 したところ。測定装置の都合上,10 mA 以上は測定できない。(h)層間の周波数応答 特性を評価した結果。

い絶縁性を示した(図4g)。続いて,入力電圧 としてパルスを印加して,3次元配線の過渡応 答を測定した(図4h)。信号は幅1µsのパルス も遅延なく伝送され,高い周波数応答特性を示 した。

# 4. LCSS 絶縁層を用いた全印刷薄膜トラ ンジスタ

LCSS 膜は平滑な表面を有し、多層金属配線 を精密に積層できるため、全印刷電子デバイス の絶縁層として用いることができる。電極や半 導体層を蒸着で形成する従来の製造技術と比較 して、完全印刷による製造技術はエネルギー消 費や材料の浪費を低減し、低コスト、大面積で 環境にやさしい製造工程を実現できる。ここで は、印刷した AuNP 電極、溶液から成膜した LCSS 絶縁層、パターン化した SWCNT 膜を半 導体層として、すべての層を印刷によって形成 するフレキシブル SWCNT TFT を作製した。 半導体インクを印刷する前にチャネル領域に対 して選択的に VUV 処理を行うことで、LCSS 表 面に極性を持つ官能基を形成し、SWCNTの固 定化を行うことで,特性の向上を図った(図 5a)。隣接するデバイス間のクロストークを避け るために、SWCNT フィルムをパターニングす ることで個々のデバイスは電気的に分離した。 図 5c に示すように, SWCNT は水素結合に よってLCSSフィルム上に固定化された。 SWCNT の LCSS 膜への固定化処理後,未固定 の SWCNT を洗浄してチャネル領域から除去 し、ソース・ドレイン電極間の意図しない電流 の流れを抑制した。フレキシブル基板上の SWCNT TFT アレイの光学顕微鏡像を図 5d に、単独のデバイスの画像を図 5e に示す。 図 5f のSEM像で観察されるように、架橋した SWCNT 膜と印刷した AuNP 電極との良好な



図5 (a) SWCNT 固定化のためのチャネル領域への VUV 照射。(b) ディスペンサを用いた SWCNT の印刷。(c) VUV 照射領域へ印刷した SWCNT が水素結合によって固定化されたところ。(d) プラスチックフィルムに印刷で形成した SWCNT TFT アレイを曲げているところ。(e) SWCNT TFT の光学顕微鏡像。(f) 印刷した SWCNT とAuNP 電極界面の走査電子顕微鏡像。(g) SWCNT TFT の伝達特性。挿入図はゲート電圧 -0.5 Vを 5810 秒間印可し続けたときのしきい電圧の変化。(h) SWCNT TFT の出力特性。(i) SWCNT TFT の移動度のヒストグラム。(j) SWCNT TFT のサブスレッショルドスロープのヒストグラム。

接触が得られた。

作製した SWCNT TFT の伝達特性と出力特 性を図 5g と 5h に示す。印刷した TFT は p 型 の特性を示し、-1 V のゲート電圧 ( $V_{gs}$ ) および -0.2 V のドレイン電圧 ( $V_{ds}$ ) という低い電圧で 動作する。また、LCSS と SWCNT 膜の低リー ク電流により、約 10<sup>7</sup> という高いオン / オフ比 を示した。SWCNT TFT の $\mu_{FET}$ を計算し、平 均値 70cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> と決定した (図 5i)。これは、 すべての層を印刷で形成した素子としては世界 最高の値である。この高い $\mu_{FET}$  と低い動作電圧 は、電極/半導体界面の低い接触抵抗と、半導 体 / 絶縁体界面で電荷を蓄積する LCSS 膜の誘 電特性に由来すると考えられる。SWCNT TFT の性能をさらに確認するため、TFT のサブス レッショルドスロープ (SS) 値も調査したとこ ろ、平均値76.1 mV/decと非常に小さく、 SWCNT TFT のスイッチング速度が速いこと が分かった。このことから、SWCNT ネット ワークを超平滑な LCSS 誘電体に効果的に固定 化することで、表面トラップが効果的に減少し ていることが明らかになった。さらに再現性を 調べるため、様々なサイズの素子(チャネル長 50 ~ 150  $\mu$ m)を作製したところ、SWCNT TFT は歩留まり 100 % で均質に作製できるこ とが明らかになった。

さらに、電気的安定性を評価するために、 SWCNT TFT のバイアスストレス安定性を分析した。 $V_{gs} = -0.5$  Vを連続して印加し続け、 5810 秒後の  $V_{th}$  値のシフトを求めたところ、0.2 V となった (図 4g の挿入図)。この正の Vth シ フト は、界面またはゲート絶縁膜での電荷ト NEW GLASS Vol. 37 No. 137 2022

ラップによるものである。さらに、デバイスの 電気安定性をさらに調べるために.照明照射の 有無による SWCNT TFT の負バイアスサイク ル測定も行った。暗所で1200秒のサイクルを8 回繰り返してもデバイスのオン状態電流は一定 であり、さらに4サイクル(1200秒/サイクル) の白色光照射下でのその後のバイアスサイクル でも依然として非常に安定していた。このこと は. SWCNT TFT が安定した電子性能を有す ることを示すものであった。また、プラスチッ ク基板上の SWCNT TFT の機械的安定性を調 べるため、曲げ半径(R)8mmでデバイスの曲 げ試験を実施した。曲げ後の SWCNT TFT の 伝達特性を検出・解析したところ,500 サイク ルの繰り返し曲げ試験後も、伝達特性に変化は 見られず、デバイスの機械的性能が安定してい ることが分かった。

#### 5. まとめ

本稿では、プリンテッドエレクトロニクス向 けの層間絶縁材料として. 低温焼結塗布型シリ カを紹介した。本材料は、NIMS 発ベンチャー 企業である株式会社プリウェイズよりサンプル 提供を行っている。前駆体をスピンコート等の 簡単な方法で成膜可能で,90 ℃という低温で 焼結できるため、熱に弱いプラスチックフィル ムのようなフレキシブル基板での回路形成に最 適である。ユーザーのご意見,ご指導をいただ き、設計・製造現場のニーズに則ったより使い やすい材料の開発につなげていきたい。表面選 択塗布法による微細な印刷配線を形成できるこ とに加えて、配線を簡単に積層し、ビアホール による層間の接続もできるため,回路の3次元・ 高集積化が容易に行える。また, LCSS をゲー ト絶縁層として印刷で作製した SWCNT TFT は、1 V という低電圧で駆動できるうえに、移 動度 70 cm<sup>2</sup> V<sup>1</sup> s<sup>-1</sup>, オン/オフ比 10<sup>7</sup> という高 い特性を示した。印刷電子回路の実用化には, 印刷による高性能な TFT 素子と、素子間をつ なぐ3次元配線が不可欠であるが、LCSS を用 いた高精度な積層印刷配線技術によってこの課 題を克服できた。本成果によって、プリンテッ ドエレクトロニクスの社会実装が加速され、ひ いては Society5.0 で必要とされる様々なセン サーやデバイスに適用されることを期待してい る。

#### 〈引用文献〉

- T. Minari, C. Liu, M. Kano, and K. Tsukagoshi, Advanced Materials, 24, 299 (2012).
- T. Minari, Y. Kanehara, C. Liu, K. Sakamoto, T. Yasuda, A. Yaguchi, S. Tsukada, K. Kashizaki, and M. Kanehara, *Advanced Functional Materials*, 24, 4886 (2014).
- M. Kano, T. Minari, and K. Tsukagoshi, *Applied Physics Express*, 3, 051601 (2010).
- X. Liu, M. Kanehara, C. Liu, K. Sakamoto, T. Yasuda, J. Takeya, and T. Minari, *Advanced Materials*, 28, 6568 (2016).
- 5) L. Li, W. Li, Q. Sun, X. Liu, J. Jiu, M. Tenjimbayashi, M. Kanehara, T. Nakayama, and T. Minari, *Small*, 17, 2101754 (2021).
- 6) W. Li, L. Li, F. Li, K. Kawakami, Q. Sun, T. Nakayama, X. Liu, M. Kanehara, J. Zhang, and T. Minari, ACS Applied Materials & Interfaces, 14, 8146 (2022).
- 7) Q. Sun, T. Gao, X. Li, W. Li, X. Li, K. Sakamoto, Y. Wang, L. Li, M. Kanehara, C. Liu, X. Pang, X. Liu, J. Zhao, and T. Minari, *Small Methods*, 5, 2100263 (2021).
- 8) S. Y. Je, B.-G. Son, H.-G. Kim, M.-Y. Park, L.-M. Do, R. Choi, J. K. Jeong, *ACS Appl. Mater. Interfaces*, 6, 18693 (2014).
- 9) Y. Jeong, C. Pearson, H.-G. Kim, M.-Y. Park, H. Kim, L.-M. Do, M. C. Petty, ACS Appl. Mater. Interfaces, 8, 2061 (2016).